- 相關推薦
數字電路實訓報告心得體會
隨著人們自身素質提升,接觸并使用報告的人越來越多,我們在寫報告的時候要注意邏輯的合理性。相信許多人會覺得報告很難寫吧,以下是小編整理的數字電路實訓報告心得體會,歡迎閱讀,希望大家能夠喜歡。
數字電路實訓報告心得體會1
數字電路又可稱為邏輯電路,通過與(&),或(>=1),非(o),異或(=1),同或(=)等門電路來實現邏輯。
邏輯電路又可分為組合邏輯電路和時序邏輯電路。組合邏輯電路是指在某一時刻的輸出狀態僅僅取決于在該時刻的輸入狀態,而與電路過去的狀態無關。
ttl和cmos電路:ttl是晶體管輸入晶體管輸出邏輯的縮寫,它用的電源為5v。cmos電路是由pmos管和nmos管(源極一般接地)組合而成,電源電壓范圍較廣,從1.2v—18v都可以。
cmos的推挽輸出:輸出高電平時n管截止,p管導通;輸出低電平時n管導通,p管截止。輸出電阻小,因此驅動能力強。
cmos門的漏極開路式:去掉p管,輸出端可以直接接在一起實現線與功能。如果用cmos管直接接在一起,那么當一個輸出高電平,一個輸出低電平時,p管和n管同時導通,電流很大,可能燒毀管子。單一的管子導通,只是溝道的導通,電流小,如果兩個管子都導通,則形成電流回路,電流大。
輸入輸出高阻:在p1和n1管的漏極再加一個p2管和n2管,當要配置成高阻時,使得p2和n2管都不導通,從而實現高阻狀態。
靜態電流:輸入無狀態反轉(高低電平變換)情況下的電流。
動態電流:電路在邏輯狀態切換過程中產生的功耗,包括瞬間導通功耗和負載電容充放電功耗兩部分。門電路的上升邊沿和下降邊沿是不可避免的,因此在輸入電壓由高到低或由低變高的過程中到達vt附近時,兩管同時導通產生尖峰電流。該損耗取決于輸入波形的好壞(cmos工藝),電源電壓的大小和輸入信號的重復頻率。電路的負載電容的充放電也是很大的一部分。
esd保護:electro—staticdischarge,靜電放電。
輸入輸出緩沖器:是緩沖器,不是緩存器,就是一個cmos門電路。輸入緩沖器的作用主要是
1,ttl/cmos電平轉換接口;
2,過濾外部輸入信號噪聲。輸出緩沖器的作用是增加驅動能力。
配成輸入模式不一定比輸出模式更省電:輸入模式時輸入緩沖器會打開,而輸出模式時輸出緩沖器會打開。
teseo上gpio數據寄存器讀寫的注意點:
配置成普通gpio時,如果配置成輸出口,那么寫數據寄存器會直接輸出該電平,讀數據寄存器實際就是讀鎖存器中最后一次被寫入的值。如果被配置成輸入口,并且上下拉使能的.話,那么寫數據寄存器就是配置上下拉電阻,而讀數據寄存器就是讀輸入引腳的緩沖器,返回的是該引腳的當前電平狀況。有些平臺會有專門的狀態寄存器,無論當前引腳被配置成輸入還是輸出,讀該專門的狀態寄存器都返回該引腳的當前電平狀況。
引腳的boot state是指在上電重啟或硬重啟時引腳的狀態,reset release之后的狀態為reset state,reset state和state有可能不一樣。teseo的uart0xtx為boot1,該引腳的信號在上電重啟或硬重啟時會被鎖存,以備reset release時給default register map用。
io的電源電壓配置:io引腳歸屬于不同ioring,不同的io ring可以被輸入不同的電壓。cpu在判決io的邏輯電平時會和io ring的電平(乘以高低電平的系數)作比較。
數字電路中的擺幅:輸入擺幅和輸出擺幅。輸入擺幅指的是最低輸入高電平和最高輸入低電平的差值,輸出擺幅指的是最低輸出高電平和最高輸出低電平之間的差值,ttl的擺幅偏小。
在時序邏輯電路里,如果輸入的時鐘停止,那么整個電路的功耗很低,原因是時序邏輯電路里的很多小單元的輸出是由時鐘驅動的,時鐘停止,基本就是高阻態。如果將整個模塊的電斷了,那么就會更加省電。
數字電路實訓報告心得體會2
不過說實話在做這次試驗之前,我以為不會難做,就像以前做的實訓一樣,操作應該不會很難,做完實訓之后兩下子就將實訓報告寫完,直到做完這次電路實訓時,我才知道其實并不容易做。它真的不像我想象中的那么簡單,天真的以為自己把平時的理論課學好就可以很順利的完成實訓,事實證明我錯了,當我走上試驗臺,我意識到要想以優秀的成績完成此次所有的實訓,難度很大,但我知道這個難度是與學到的知識成正比的,因此我想說,雖然我在實訓的過程中遇到了不少困難,但最后的成績還是不錯的,因為我畢竟在這次實訓中學到了許多在課堂上學不到的東西,終究使我在這次實訓中受益匪淺。
下面我想談談我在所做的實訓中的心得體會:
在基爾霍夫定律和疊加定理的驗證實訓中,進一步學習了基爾霍夫定律和疊加定理的應用,根據所畫原理圖,連接好實際電路,測量出實訓數據,經計算實訓結果均在誤差范圍內,說明該實訓做的成功。我認為這兩個實訓的實訓原理還是比較簡單的,但實際操作起來并不是很簡單,至少我覺得那些行行色色的導線就足以把你繞花眼,所以我想說這個實訓不僅僅是對你所學知識掌握情況的考察,更是對你的'耐心和眼力的一種考驗。
在戴維南定理的驗證實訓中,了解到對于任何一個線性有源網絡,總可以用一個電壓源與一個電阻的串聯來等效代替此電壓源的電動勢us等于這個有源二端網絡的開路電壓uoc,其等效內阻ro等于該網絡中所有獨立源均置零時的等效電阻。這就是戴維南定理的具體說明,我認為其實質也就是在闡述一個等效的概念,我想無論你是學習理論知識還是進行實際操作,只要抓住這個中心,我想可能你所遇到的續都問題就可以迎刃而解。不過在做這個實訓,我想我們應該注意一下萬用表的使用,盡管它的操作很簡單,但如果你馬虎大意也是完全有可能出錯的,是你整個的實訓前功盡棄!
在接下來的常用電子儀器使用實訓中,我們選擇了對示波器的使用,我們通過了解示波器的原理,初步學會了示波器的使用方法。在試驗中我們觀察到了在不同頻率、不同振幅下的各種波形,并且通過毫伏表得出了在不同情況下毫伏表的讀數。
我們最后一個實訓做的是一階動態電路的研究,在這個實訓中我們需要測定rl一階電路的零輸入響應,零狀態響應以及全響應,學習電路時間常數的測量方法。因為動態網絡的過渡過程是十分短暫的單次變化過程,如果我們選擇用普通示波器過渡過程和測量有關的參數,我們就必須是這種單次變化的過程重復出現。因此我們利用信號發生器輸出的方波模擬階躍激勵信號,即利用方波輸出的上升沿作為零狀態響應的正階躍激勵信號;利用方波的下降沿作為零輸入響應的負階躍激勵信號。上述是在做此實訓時應注意的,因為如果不使動態網絡的過渡過程單次變化重復出現,會使我們所測得的值及其不準確。同時當我們把一個電容和一個電阻串聯到電路中,觀察示波器中所顯示的波形,如果它是周期性變化的,而且近似于鐮刀形,說明對于這個一階動態電路實訓已經基本上掌握!總的來說,通過此次電路實訓,我的收獲真的是蠻大的,不只是學會了一些一起的使用,如毫伏表,示波器等等,更重要的是在此次實訓過程中,更好的培養了我們的具體實訓的能力。又因為在在實訓過程中有許多實訓現象,需要我們仔細的觀察,并且分析現象的原因。特別有時當實訓現象與我們預計的結果不相符時,就更加的需要我們仔細的思考和分析了,并且進行適當的調節。因此電路實訓可以培養我們的觀察能力、動手操做能力和獨立思考能力。所以對于此次電路實訓我覺得很成功,因為我在這次實訓中真的收獲到了很多從課堂上學不到的東西,真的讓我感觸頗深,受益匪淺!